
"Наше решение в полной мере соответствует текущим возможностям производителей. Усовершенствованная архитектура изделий допускает постепенное уменьшение VDD", – заявляет глава комитета JC-42.3 Джо Макри (Joe Macri). "JEDEC будет всеми силами способствовать дальнейшему снижению вольтажа DDR3, как минимум, до 1,25 V. Надеемся, что разработчики IT-продуктов воспользуются нашими рекомендациями".
Стандарт DDR3L обратно совместим со старой ревизией (1,5 V). Нововведение не только позволит сэкономить ресурсы планеты Земля, но и поспособствует достижению более высоких рабочих частот планок DRAM за счет их уменьшенного тепловыделения.
Источник:
TCMagazine